Rabu, 03 Mei 2017

LAPORAN AKHIR
MODUL II
COUNTER,SHIFT REGISTER DAN SEVENT SEGMENT


Percobaan 1 : 

Asynchronous Binary Counter 4 bit dengan 4 J-K Flip-Flop
Gambar 1.Simulasi porteus counter 4 bit
Berikut hasil simulasi rangkaian :

Jurnal percobaan 1 :
Gambar 2.jurnal percobaan counter 4 bit
Dari jurnal yang telah terlampir didapat hasil output keluaran dari J-K Flip Flop ada nya hasil keluaran output J-K yang berbeda baik keluar dari J-K yang ke-1 sampai ke-4 sesuai dengan dengan hasil jurnal yang telah terlampir CLK sebagai clock dalam hitungan detik sebagai acuan untuk perbedaan antar J-K lainnya,hasil output terdapat J-K ke-1 pada J-K Flip Flop yang 1 hasil output terdapat pada hasil keluaran H0 terdapat perbedaan jeda antara CLK(clock) sesuai dengan namanya counter 4 bit hasil outpputnya berupa biner 4 bit yang dicacah 
berikut tabel kebenaran counter 4bit :
CLK
QA
QB
QC
QD
0
0
0
0
0
1
1
0
0
0
2
0
1
0
0
3
1
1
0
0
4
0
0
1
0
5
1
0
1
0
6
0
1
1
0
7
1
1
1
0
8
0
0
0
1
9
1
0
0
1
10
0
1
0
1
11
1
1
0
1
12
0
0
1
1
13
1
0
1
1
14
0
1
1
1
15
1
1
1
1


Percobaan 5 :
Decoder BCD sevent segment
 
Gambar 3. rangkaian simulai porteus decoder BCD sevent segment





















































LAPORAN AKHIR
MODUL I
Gerbang Logika Dasar, Monostable Multivibrator &  Flip flop
 Percobaan 1 :

Gerbang Logika Dasar 
pada percobaan 1 kita memakai 7 gerbang yakninya : not,and,or,xor,nand,nor,dan xnor.Pada setiap gerbang memiliki perbedaan saya antar setiap gerbang
1. Gerbang NOT
    karakteristik dari gerbang not dimana membalikan suatu keadaan keluaran suatu output. Tabel   sebagai berikut

Out put
NOT 
0 
1
 
1 
0

2. Gerbang AND
     karakteristik dari gerbang and dimana jika input yang dimasukkan bernilai 1 (A dan B) maka keluaran nya akan bernilai 1.

A  
B  
AND
0 
0 
0 
0 
1 
0 
1 
0 
0 
1 
1 
1 

 3. Gerbang OR
     karakteristik dari gerbang or dimana jika salah satu input dimasukkan bernilai 1 maka nilai keluarannya akan bernilai 1.

A  
B  
Y  
0 
0 
0 
0 
1 
1 


 4.gerbang XOR
    X-OR merupakan gerbang OR yang bersifat exlusif, di mana keluarannya akan nol jika  masukannya  bernilai  sama,  dan  jika  salah  satu  masukannya  berbeda  maka keluarannya akan bernilai 1.

A  
B  
Y  
0 
0 
0 
0 
1 
1 
1 
0 
1 
1 
1 
0 

 5. Gerbang NAND
     kebalikan dari tabel kebenaran dari gerbang AND.

A  
B  
Y  
0 
0 
1 
0 
1 
1 
1 
0 
1 
1 
1 
0 

 6. Gerbang NOR
     nilai keluarannya merupakan kebalikan dari gerbang OR. 

A  
B  
Y  
0 
0 
1 
0 
1 
0 
1 
0 
0 
1 
1 
0 

 7.Gerbang XNOR
    nilai keluarannya merupakan kebalikan dari gerbang NOR.
A  
B  
Y
0 
0 
0
0 
1 
1
1 
0 
1
1 
1 
1

 Berikut hasil simulasi porteus gerbang logika :
https://youtu.be/IYjL655dXeU

 Percobaan ke 2 :
 pada rangkaian diatas menggunakan IC 74LS112 dan IC 7474 pada setiap ic memiliki perbedaan